| 标题 |
Anti-PVT-Variation Low-Power Time-to-Digital Converter Design Using 90-nm CMOS Process 相关领域
CMOS芯片
时间数字转换器
工艺变化
探测器
电子工程
电压
同步(交流)
最低有效位
锁相环
电气工程
工程类
计算机科学
抖动
时钟信号
拓扑(电路)
操作系统
|
| 网址 | |
| DOI | |
| 其它 |
期刊:IEEE Transactions on Very Large Scale Integration (VLSI) Systems 作者:Chua‐Chin Wang; Kuan-Yu Chao; Sivaperumal Sampath; P. Suresh 出版日期:2020-07-21 |
| 求助人 | |
| 下载 | 求助已完成,仅限求助人下载。 |
|
温馨提示:该文献已被科研通 学术中心 收录,前往查看
科研通『学术中心』是文献索引库,收集文献的基本信息(如标题、摘要、期刊、作者、被引量等),不提供下载功能。如需下载文献全文,请通过文献求助获取。
|