| 标题 |
A Low-Jitter and Low-Fractional-Spur Ring-DCO-Based Fractional-N Digital PLL Using a DTC’s Second-/Third-Order Nonlinearity Cancellation and a Probability-Density-Shaping ΔΣM 相关领域
抖动
抖动
DPLL算法
三角积分调变
数学
锁相环
量化(信号处理)
离散数学
算法
计算机科学
噪声整形
电气工程
电信
工程类
带宽(计算)
|
| 网址 | |
| DOI | |
| 其它 |
期刊:IEEE Journal of Solid-state Circuits 作者:Chanwoong Hwang; Hangi Park; Yongsun Lee; Taeho Seong; Jaehyouk Choi 出版日期:2022-09-01 |
| 求助人 | |
| 下载 | 求助已完成,仅限求助人下载。 |
|
温馨提示:该文献已被科研通 学术中心 收录,前往查看
科研通『学术中心』是文献索引库,收集文献的基本信息(如标题、摘要、期刊、作者、被引量等),不提供下载功能。如需下载文献全文,请通过文献求助获取。
|