| 标题 |
10.9 A 23.2-to-26GHz Sub-Sampling PLL Achieving 48.3fsrms Jitter, -253.5dB FoMJ, and 0.55μs Locking Time Based on a Function-Reused VCO-Buffer and a Type-I FLL with Rapid Phase Alignment 10.9 23.2至26 GHz子采样环路,基于功能重复使用的NCO缓冲器和具有快速相调准的类型I FLL,实现48.3fsrms抖动、-253.5dbFoMJ和0.55μs锁定时间
相关领域
抖动
锁相环
物理
采样(信号处理)
计算机科学
光学
电信
探测器
|
| 网址 | |
| DOI | |
| 其它 |
期刊:2022 IEEE International Solid- State Circuits Conference (ISSCC) 作者:Haoran Li; Tailong Xu; Xi Meng; Jun Yin; Rui P. Martins; et al 出版日期:2024-02-18 |
| 求助人 | |
| 下载 | 该求助完结已超 24 小时,文件已从服务器自动删除,无法下载。 |
|
温馨提示:该文献已被科研通 学术中心 收录,前往查看
科研通『学术中心』是文献索引库,收集文献的基本信息(如标题、摘要、期刊、作者、被引量等),不提供下载功能。如需下载文献全文,请通过文献求助获取。
|