| 标题 |
A 10T SRAM architecture with 40 % enhanced throughput for IMC applications benchmarked with CIFAR-10 dataset 以CIFAR-10数据集为基准的IMC应用吞吐量提高40%的10T SRAM架构
相关领域
吞吐量
静态随机存取存储器
建筑
计算机科学
并行计算
计算机体系结构
嵌入式系统
计算科学
计算机硬件
操作系统
无线
视觉艺术
艺术
|
| 网址 | |
| DOI | |
| 其它 |
期刊:Integration 作者:Ravi S. Siddanath; Mohit Gupta; Chaitanya Joshi; Manish Goswami; Kavindra Kandpal 出版日期:2024-06-05 |
| 求助人 | |
| 下载 | 该求助完结已超 24 小时,文件已从服务器自动删除,无法下载。 |
|
温馨提示:该文献已被科研通 学术中心 收录,前往查看
科研通『学术中心』是文献索引库,收集文献的基本信息(如标题、摘要、期刊、作者、被引量等),不提供下载功能。如需下载文献全文,请通过文献求助获取。
|