标题 |
![]() 基于原子硅纳米技术的容错多数门加法器的高效结构
相关领域
CMOS芯片
加法器
晶体管
计算机科学
电子线路
逻辑门
数字电子学
量子计算机
悬空债券
集成电路
纳米电子学
超大规模集成
纳米技术
电子工程
容错
硅
材料科学
电气工程
工程类
光电子学
量子
物理
分布式计算
电压
量子力学
|
网址 | |
DOI | |
其它 |
期刊:IEEE Transactions on Nanotechnology 作者:Seyed‐Sajad Ahmadpour; Nima Jafari Navimipour; Ali Newaz Bahar; Şenay Yalçın 出版日期:2023-01-01 |
求助人 |
闪闪大米
在
2025-08-29 17:02:22 发布,悬赏 10 积分
|
下载 | 暂无链接,等待应助者上传 |
温馨提示:该文献已被科研通 学术中心 收录,前往查看
科研通『学术中心』是文献索引库,收集文献的基本信息(如标题、摘要、期刊、作者、被引量等),不提供下载功能。如需下载文献全文,请通过文献求助获取。
|